红石电路吧 关注:32,145贴子:152,667
  • 22回复贴,共1

💡讨论:位宽与红石处理性能的关系

只看楼主收藏回复

第一个例子:
由于信号强度限制,一般一个加法器每拓展8位需要额外加1~2ticks的延迟,这导致了一次计算的时间开销,也导致每位输出可能不同时
第二个例子:
数据通路的控制线需要跨过每位的单元,这也导致了一般来说每拓展8需要增加额外的1~2ticks延迟,并且信号将无法同时到达单元
第三个例子:
在横式布线中,如果能将控制线设计成T字型的结构,从中间充能导线,可以减少一半的传输延迟,并且保证16位(每位导线宽度为2)能直接在时序上同时,但是注意到竖式如果需要以这种方式布线,采用同样的结构则必须使用螺旋状导线)


IP属地:江西来自手机贴吧1楼2020-05-07 09:33回复
    先膜一波保平安:ssdxflwb
    对于延迟呈线行增加的,可否应用无延迟原件以求速度而舍弃体积。


    IP属地:山东来自Android客户端2楼2020-05-07 11:52
    收起回复
      (其实在be中竖教也是可以以T形那样布线的,因为玻璃可以向斜下传递能量,而且我猜测后来的红石更新会在je上也做出这种特性。。。要是说解决方案的话,,,模电是一个提升更多位数的方法,je则还可以用无延迟元件什么的(虽然可能会被修


      IP属地:吉林来自手机贴吧3楼2020-05-07 12:23
      收起回复
        另外这关乎的一个问题就是处理器位宽选择,位宽提高带来的功能性收益是显著的,但是在mc中这种位宽拓展导致的额外延迟在同时降低了时钟频率,问题就是这可能会导致一些体系结构降低多少,又有什么挽救方法


        IP属地:江西来自手机贴吧4楼2020-05-07 13:01
        回复
          简单的alu运算可以4t间隔操作,高位宽造成的延迟可以忽略不计(寄存器和运算器每8位都+1t的情况下)。复杂度高起来后,这种方式只能小部分使用了,特别是乘除法这类,只有接收发送数据时才能用,运算时长该倍增还得倍增。


          IP属地:上海来自Android客户端5楼2020-05-07 16:01
          收起回复


            IP属地:江西来自手机贴吧6楼2020-05-08 06:03
            收起回复
              除此之外在处理器外的结构上,这个模型也值得讨论


              IP属地:江西来自手机贴吧7楼2020-05-08 06:04
              回复
                缩短时钟?
                用无延迟电路完全可以串加的吧


                IP属地:天津来自iPhone客户端8楼2020-05-08 07:17
                收起回复