riscv吧
关注: 146 贴子: 278

  • 目录:
  • 1
    在使用openocd的时候,设置了 adapter speed 500 adapter driver jlink transport select jtag .... 然后我用openocd里面的命令measure_clk,得到的结果403.16kHz,并不是设置的500kHz。 有人懂这方面的吗,能为我讲解一下?谢谢!
  • 0
    苹果正在将其个人电脑转向基于Arm的SOC,但该公司可能不会把所有鸡蛋放在一个篮子里,因为它还在探索新兴的开源RISC-V架构。本周,该公司发布了招聘RISC-V高性能程序员的通知。 苹果目前正在为其核心操作系统组中的向量和数字组(VAG)寻找具有RISC-V指令集体系结构(ISA)和Arm Neon vector ISA详细知识的经验丰富的程序员。苹果的VaNG负责开发和改进运行在iOS、macOS、watchOS和tvOS上的各种嵌入式子系统。 以保密著称的苹果公司在招聘信息中没有透露它打
    chipo 9-5
  • 0
    Imagination 表示,今年以基于 RISC-V 的 ISA 设计重新进入 CPU 市场。Imagination 在 CPU 方面积累的技术优势传统使其能够为离散 CPU 市场提供创新和受专利保护的技术,并满足对结合 GPU、CPU 和 AI 处理器的异构解决方案的需求。
    chipo 8-26
  • 1
    计算机科学家Rene Rebe最近搞了一件大事:让一块RX 6700 XT显卡搭配一套RISC-V架构开发平台,跑了起来,这还是RISC-V第一次联手高性能显卡。 他使用的是一套HiFive Unmateched开发平台,形态如同一台普通PC,号称是世界上最快的原生RISC-V开发平台,价格大约700美元。 其中,处理器是多核心的SiFive Freedom U740,集成四个U74、一个S7核心,主板是ITX迷你规格,提供一条PCIe 3.0 x8插槽,支持最多16GB DDR4内存。 他找来一块微星的RX 6700 XT万图师版,通过PCIe延长线,接入
    chipo 7-24
  • 2
    据俄媒报道,俄罗斯政府投资的大型科技企业Rostec已经与芯片设计公司Syntacore、服务器公司Yadro达成合作协议,开发一款自己的处理器,采用开源的RISC-V架构,面向俄罗斯政府、教育机构的台式机、笔记本、服务器。 这款处理器将采用RV64GC指令集,灵活微架构,10-12级流水线,规划最多8个核心,主频为2GHz,制造工艺为12nm,但不清楚是否由GlobalFoundries代工。 技术方面,该处理器拥有完整内存和缓存子系统,包括内存管理单元(MMU)、页面虚拟内存、一二
  • 0
    华米科技此次发布了首款采用双核RISC-V架构的可穿戴人工智能处理器——黄山2S,实现了超强算力与超低功耗的完美结合。 该芯片可进行图形、UI操作等高负载计算,其中大核系统还集成了FPU,支持浮点运算。相比黄山2号,运算效能提升了18%;而运行功耗则降低56%,休眠功耗降低达93%,已达到国际领先水平,可24小时处理传感器数据,实现全天候生物数据连续监测,保证了可穿戴设备健康功能的稳定、持续运行。 值得注意的是,该芯片中还集成了一颗
    chipo 7-13
  • 1
    请问一下,从哪里可以找到RISC-V体系的CPU代码,Verilog代码的,初学者,入门级别的,谢谢大家了
  • 6
    请教各位大佬,cpu取指令之后怎样识别这条指令是R型,I型还是其他类型指令呢?因为还要根据不同类型指令划分字段
  • 0
    2021 年 7 月 4 日,一套修订后的补丁被提交至 Linux 内核的邮件列表中,该补丁为在 Linux 内核中以 Rust 作为辅助编程语言提供了支持,借助 Rust 可以提高 Linux 内核和内存的安全。 整套补丁包含 17 个子项,不光为 Linux 内核提供了初步的 Rust 支持,还提供了一个驱动实例,总共有超过 33000 行的新代码。 Miguel Ojeda 一直在领导 "Rust for Linux" 的工作,此前我们也报道了 Google 为了提升 Linux 内核安全性对该项目进行了资助,以使这种编程语言能够在内核
    chipo 7-6
  • 0
    Canonical 将 Ubuntu 带到最新基于 RISC-V 架构的 SiFive HiFive 开发板上。 随着Canonical宣布Ubuntu已支持更多类别的新硬件,Ubuntu移植到新架构的公告可能会被忽视。但今天,我们有一个大的公告。我们很自豪地宣布与领先的RISC-V核心IP设计者和开发板制造商SiFive合作,为两个最著名的SiFive开发板Unmatched和Unleashed发布第一个支持RISC-V的Ubuntu版本。 RISC-V 开源硬件的新范例 在过去十年中,开源和开放标准重塑了我们生活的世界。此类技术产生了持久的成果,RISC-V 联
    chipo 7-1
  • 0
    2021年6月30日,业界领先的 RISC-V 处理器、平台及解决方案提供商赛昉科技有限公司(StarFive,以下简称“赛昉科技”)正式以银牌捐赠人身份加入开放原子开源基金会(openAtom Foundation,以下简称“openAtom”)。 openAtom 目前已拥有多项企业捐赠的代码及操作系统作为开源孵化项目,旨在促进国内开源项目及生态的持续发展。赛昉科技自创立以来始终以推动 RISC-V 开源生态的发展与壮大为己任,本次加入开放原子开源基金会,赛昉科技将贡献出基于 RISC-V
    chipo 6-30
  • 0
    “星光”是全球首款用于边缘计算的、为Linux操作系统量身定制的RISC-V AI单板计算机,它采用了赛昉科技自主研发的人工智能视觉处理芯片——惊鸿7100,其多核RISC-V处理器运算主频高达1.5GHz,星光不仅配有自研的NNE和ISP,还搭载了VDSP及视频编解码,具备当今台式机的所有可扩展性功能,具有体积小巧、价格低廉且噪音低的特点。凭借Linux与RISC-V的融合,星光AI单板计算机可为工业机械、数据中心、AI、边缘计算等领域的产品和项目开发提供强有力的软
    chipo 6-30
  • 0
    戴伟民在圆桌上特别提到:“10年前,Arm也面临今天RISC-V的问题。Arm当时面临x86强大的生态。”“当时Arm是孤军奋战,还不像现在RISC-V有这么多参与者出现。”“当时有Linaro这样一个生态组织,帮助Arm推广生态系统。” Linaro当年建设Arm生态的历史在RISC-V这里因此是具备了借鉴意义的。 思考两个问题。第一为什么要建立基于RISC-V的课程体系,而不是去讲MIPS、Arm、x86?第二,如果讲RISC-V,它与讲MIPS、Arm、x86有何不同?” “第一个问题,为什么要讲RISC-V
    chipo 6-29
  • 10
    转自 zh 给开源架构泼泼冷水 低空飞行的熊猫 享受副园长待遇的老员工 常成等 101 人也赞同了该文章 一楼占座防删
    One 5-23
  • 6
    我猜要等个六七年吧,这里就立标记,等几年后,回来看帖。
    ifly3years 12-23
  • 0
    在使用riscv的gcc编译的时候,使用了malloc,当编译出现错误undefined reference to '_sbrk‘。网上经百度一下,c的标准库的malloc可能不适合嵌入式系统,riscv的gcc不支持malloc、free等函数,所有有人知道riscv如何实现malloc函数的吗
  • 4
    求大佬帮忙!!!!!!!!! 利用openocd进行RISCV的jtag调试,遇到如下问题,有人知道怎么解决吗?
  • 0
    qemu-system-riscv64 -m 4096M -smp 2 -nographic \ -bios /usr/local/share/opensbi/lp64/generic/firmware/fw_jump.elf \ -kernel /root/riscv/kernel \ -drive file=/dev/zvol/data/vm/rv0,format=raw,id=hd0 \ -device virtio-blk-device,drive=hd0 \ -machine virt 上述挺正常的。 用u-boot的uefi方式导入不起来。能进到u-boot界面,下面就不会了。 先用fatload加载boot1.efi,再用 bootefi启动,显示有点乱 qemu-system-riscv64 -m 4096M -smp 2 -nographic \ -bios /usr/local/share/opensbi/lp64/generic/firmware/fw_jump.elf \ -kernel /usr/local/share/u-boot/u-boot-qemu-riscv64/u-b
    mpysw 8-5
  • 1
    来自乔治亚理工大学的开发人员使用免费和开源的RISC-V指令集体系结构:Vortex,创建了与流行的OpenCL编程框架兼容的通用图形处理单元GPGPU。 研究人员在摘要中说:“目前在技术扩展方面的挑战正在推动半导体行业朝着硬件专业化的方向发展,导致异构片上系统的激增,与传统的通用体系结构相比,可提供更好的性能和功耗优势。” Vortex GPGPU的GDS布局 OpenCL是目前主流cpu、gpu、fpga和定制DSP上最广泛采用的异构平台编程框架。在这项工作中,提出了一
    RISCV 8-2
  • 1
    make buildworld通不过。make -DNO_CLEAN buildworld能通过
    mpysw 7-19
  • 0
    加油💪
    卡普空 7-15
  • 0
    K_尘 2020-06
    麻烦请教一下各位大佬,有RISCV调试的JTAG测试向量吗?
    K_尘 6-3
  • 0
    请问各位大神,哪些开源的riscv cpu能上linux系统,源码是verilog写的,不会只有rocket吧
  • 1
    如果想扩展riscv指令集,扩展的指令如何编译呢,可以有哪些方法,哪些编译器支持。编译后如果要用spike或者qemu仿真应该怎么操作呢,有没有window下的方法,谢谢
    mpysw 2-27
  • 7
    RISC-V RISC-V(发音为“risk-five”)是一个基于精简指令集(RISC)原则的开源指令集架构(ISA)。 与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集
    RISCV 6-8
  • 1
    Cobham推出LEON5处理器IP核 阿拉巴马州亨茨维尔-2019年12月11日-科巴姆先进电子解决方案领先的航天技术设计中心科巴姆·盖斯勒今天在美国宇航局马歇尔航天中心的第十二届航天器飞行软件年度研讨会上宣布,它将发布一个新的基于SPARC指令集体系结构(ISA)的处理器知识产权(IP)核心。继以前的LEON4处理器之后的新LEON5处理器IP内核将于12月25日上市,可下载到Xilinx的Kintex UltraSCALE FPGA中。 新的LEON5 IP内核实现了SPARC V8 32位ISA(32位体系结构)。 LEON5是一种
    1iooi1 1-27
  • 0
    新手学习 看什么书好?
    卡普空 12-15
  • 2
    没记错的话是在胡振波的书上看到的,特意说,实现了3种特权模式的CPU可以跑通用操作系统。 可是以linux为代表的很多通用操作系统都只用到了2种特权级啊,这里面有什么问题吗?
  • 0
    成立于2007年,专门为全球半导体技术客户开发用于超低功耗和面积受限的数字设备的高性能图形,显示控制器和机器学习IP技术的公司Think Silicon日前正式宣布,推出了业界首款基于RISC-V ISA的3D GPU NEOX | V。 据报道,NEOX | V 的IP提供了无数种灵活的可能性,可以轻松配置为计算机图形学,机器学习,视觉/视频处理和通用计算等应用。新产品提供了一个平台,可在许多消费和工业垂直市场的多种嵌入式和外部设备中实施,当中包括了图形,计算和用于IoT /
    1iooi1 12-10
  • 1
    玄铁910支持16核,主频为2.5GHz。有两个技术创新提高了玄铁910的性能,分别是3发射8执行的复杂乱序执行架构,可实现每周期2条内存访问处理器,以及扩展了50多条指令,增强计算、存储和多核等方面性能。阿里巴巴方面称,玄铁910性能较业界主流提升了约40%。 github.co m/T-head-Semi/wujian100_open
    1iooi1 12-5
  • 8
    因为众所周知的原因,华为曾经遭受过来自美国谷歌等科技巨头公司的断供危机,虽然现在事态有所缓和,但华为早有两手准备。 在系统面访,华为一边表示支持安卓的应用生态,一边也在积极的推进自己的鸿蒙系统。但是在处理器架构方面,ARM始终是华为的一个心结。
    RISCV 6-8
  • 3
    看样子好高端
  • 20
    BaseJump 详细介绍 BaseJump (跳伞) 是开源专用集成电路原型套件,愿景是创建一个路径,使研究人员能够对其想法进行原型设计,而不必担心 I / O、封装、PC 板设计和 FPGA 编码的所有复杂性。 BaseJump 实现了一个完整的系统,从芯片的垫环一直延伸出来。 你只需要设计你的 verilog 连接到我们的简单的界面,然后利用我们已经开发和测试的预构建组件。 通过 IC Compiler、PrimeTime 和 Calibre 将其推送到流片。 其余的方式已经被考虑。 此库具有许多在硬件设计中
    1iooi1 5-25
  • 3
    gcc的riscv支持挺好了,为什么LLVM进度这么慢呢?
    1iooi1 12-8
  • 4
    为了是申请吧主
    One 11-17
  • 0
    中国开放指令生态(RISC-V)联盟2018年11月8日在浙江乌镇召开的世界互联网大会上成立。该联盟旨在推动建立世界共享的开源芯片生态。 “RISC-V”是一套开源指令系统,由美国加州大学伯克利分校发明。这套系统全开放、低门槛、可免费使用,使用者能够自由设计以实现不同的创新创意。 “这套开源指令系统有望成为计算机芯片与系统创新的基石。”中国开放指令生态(RISC-V)联盟秘书长、中科院计算技术研究所研究员包云岗说,一般而言,设计一款
    yuto 11-9
  • 3
    在上海市政府的积极推动和Verisilicon的牵头下,众多国内RISC-V的上下游厂商在上海成立发起了中国RISC-V产业联盟(China RISC-V Industry Consorium),简称CRVIC。与此同时,上海市集成电路行业下属的RISC-V专家委员会也同时成立。 9月20日上午,中国RISC-V产业联盟(China RISC-V Industry Consortium(CRVIC))成立大会在张江的上海集成电路行业协会会议室成功召开。由芯原控股、芯来科技、上海赛昉科技(SiFive China)、杭州中天微、北京君正、兆易创新、致象尔微电子、
    yuto 11-8
  • 1
    印度研发出自家第一个微处理器
    zd200572 11-3
  • 0
    emoving existing riscv-openocd/build directory Configuring project riscv-openocd libtoolize: `build-aux/config.guess' is newer: use `--force' to overwrite libtoolize: `build-aux/config.sub' is newer: use `--force' to overwrite libtoolize: `build-aux/install-sh' is newer: use `--force' to overwrite libtoolize: `build-aux/ltmain.sh' is newer: use `--force' to overwrite libtoolize: `m4/libtool.m4' is newer: use `--force' to overwrite libtoolize: `m4/ltoptions.m4' is newer: use `--force' to overwrite libtoolize: `m4/ltversion.m4' is newer: use `-

  • 发贴红色标题
  • 显示红名
  • 签到六倍经验

赠送补签卡1张,获得[经验书购买权]

扫二维码下载贴吧客户端

下载贴吧APP
看高清直播、视频!

本吧信息 查看详情>>

会员: 会员

目录: